LAPORAN AKHIR 1

  





1.Jurnal[kembali]


                                          

 2. Alat dan Bahan[kembali]

        A. Alat

1. Jumper 

2. Panel DL 220D
3. Panel DL 2203C
4. Panel DL 2203S

Gambar 2. Modul De Lorenzo


B. Pada Proteus

    1. IC 74LS112 (J-K Flip-Flop)




    2. CD4013B (D Flip-Flop)



    3. Gerbang AND


    4. Gerbang OR (IC 7432)




    5. Power DC



    6. Switch (SW-SPDT)




    7. Logicprobe atau LED


3. Rangkaian [kembali]






4. Prinsip Kerja [kembali]

Pada percobaan 1 diminta untuk membuat rangkaian seperti yang ada pada modul, yang mana dibuat rangkaian shift register menggunakan JK flip-flop.

Input clock pada tiap-tiap flip-flop berasal dari B0-B6 yang mana nantinya nilainya akan divariasikan sesuai 4 kondisi yang ada di jurnal yaitu SISO, SIPO, PISO, PIPO.

Yang mana:
- SISO, ditandai dengan output keluaran yang satu per satu dan juga masukan satu persatu.
SIPO, ditandai dengan input masukan yang satu per satu dan juga keluaran secara       paralel/bersamaan.
PIPO, ditandai dengan output keluaran secara paralel dan juga masukan secara paralel.
PIPO, ditandai dengan output keluaran secara paralel dan juga masukan secara paralel.

5. Video Percobaan [kembali]

                                             


PERCOBAAN 1

1. Analisa output yang dihasilkan tiap-tiap kondisi
    Jawab:
    
* Kondisi 1: B3-B6 = 0; B0,B2= 1; B1=X

   SISO, output dikeluarkan secara bergantian, sebut siso karena saat masukkan input dilakukan secara bergantian.

* Kondisi 2: B3-B6 = 0; B1= X; B0=1; B2= panah ke bawah

    SIPO, output dikeluarkan secara bersamaan disebut SIPO karena input dimasukkan secara bergantian

* Kondisi 3: B3-B6 = X; B1= 0; B0, B2= 1

    PISO, output dikeluarkan secara bergantian saat input dimasukkan secara bersamaan.

* Kondisi 4: B3-B6 = X; B0= 1; B1, B2= 0

  PIPO, karena output keluar secara bersamaan, begitu juga dengan input, dimasukkan secara bersamaan. 


2. Jika gerbang AND pada rangkaia di hapus, sumber clock dihubungkan langsung ke flip-flop, bandingkan output yang didapatkan
    Jawab:
  Gerbang AND sangat Berpengaruh pada setiap output yang dihasilkan sehingga apabila gerbang AND diberi LOGIKA 0 pada salah satu kakinya, maka akan mempengaruhi input pada Flip-Flop, sehingga juga akan mempengaruhi shift registernya (paralel/seri). Tapi jika gerbang AND tidak digunakan maka outputnya akan diketahui paralel atau seri

3. Bagaimana input jalur serial pada rangkaian 
jawab :
    input dimasukkan secara bergantian, masukkan data dimulai dari LSB, dengan cara diinputkan satu per satu, misalkan data inputnya ialah 1011, maka yang pertama kali dimasukkan adalah 1 lalu 0 kemudian 1 lalu 1.

 7. Download[kembali]

File Rangkaian [Klik]
HTML File [Klik]
Download Vidio  [ klik ]
Data sheet 74LS112 [di sini ]
Datasheet IC 7493 [di sini]
Datasheet LogicProbe [di sini]
Datasheet SW-SPDT [di sini]
Datasheet resistor [ di sini
Datasheet LED [ di sini ]
Datasheet Gerbang AND [ di sini ]


Tidak ada komentar:

Posting Komentar