Tugas Pendahuluan 2




 1. Kondisi[kembali]

PERCOBAAN 2 KONDISI 20

Buatlah rangkaian T flip flop seperti pada gambar pada percobaan dengan ketentuan input B0=clock, B1=1, B2=clock

 2. Gambar rangkaian simulasi[kembali]





 3.Video Simulasi[kembali]



 4.Prinsip Kerja Rangkaian[kembali]

T Flip-flop merupakan flip-flop J-K yang kedua inputannya (J dan K) digabungkan menjadi satu sehingga hanya ada satu input. Keluaran flip-flop ini akan selalu bersifat toogle atau selalu berlawanan dengan kondisi sebelumnya dari 0 ke 1 ataupun 1 ke 0. 


    Pada inputah J dan K disatukan dan dihubungkan ke VCC. Kaki input R dihubungkan ke B0 yang mana B0 ini terhubung ke clock, S dihubungkan ke B1 yang mana B1 ini memiliki inputan 1, kemudian B2 terhubung dengan clock. Pada percobaan ini dapat dilihat bahwa untuk clk berada pada kondisi low aktif atau aktif jika iutputnya berlogika 0. Sedangkan untuk percobaan dengan kondisi yang dipilih, posisi clknya adalah diberi sinyal clock, maka untuk input pada clocknya saat ini tidak aktif. Ditinjau dari B1 yang berlogika 1, terhubung ke set yang mana bersifat aktiv low. Kaki J dan K yang digabungkan dan berlogika 1 karena terhubung vcc. 

    karena pada kaki set ini berlogika 1, maka tidak aktif karena syarat aktif dari rangkaian tersebut jika S berlogika 0 (aktif low) Sehingga  akan dihasilkan output Q=0 dan Q'=1. 

    Namun jika B1 dilogikakan menjadi 0 dan B2 tetap terhubung ke clock, maka set akan aktif (aktif ketika aktif low) dan menghasikan output Q=1. Sedangkan pada percobaan terlihat Q' bersifat toggle yakni bergantian 0 ke 1 . 

 5.Link Download[kembali]

HTML di sini
Rangkaian simulasi di sini
Video di sini
Datasheet 74LS112 di sini
Datasheet SW-SPDT di sini
Datasheet Logicprobe di sini




Tidak ada komentar:

Posting Komentar